miércoles, 6 de abril de 2016

Implementación de funciones Booleanas con decoficador y compuertas OR

EJERCICIO: 

UTILIZANDO UN  CHIP 74138  (Decodificador de 3 a 8 con salidas negadas)  Y  TRES CHIPS 7430 (Compuertas NAND  de 8 entradas)  EFECTÚE LA SIMULACIÓN DE  UN CIRCUITO LÓGICO QUE POR MEDIO DE TRES LEDS CON CÁTODO A TIERRA  DETECTE LOS NÚMEROS PRIMOS (1,2,3,5,7), LOS MENORES DE 5 (0,1,2,3,4) Y LOS MAYORES DE 2 (3,4,5,6,7).

SOLUCIÓN:

Estudiamos las hojas de datos  de cada chip: el  74138  y el 7430.

El 74LS138 decodifica de 3 a 8;  es un chip de 16 pines en encapsulado DIP.  

Observe que este chip dispone de 3 entradas de habilitación.



El 7430  son  compuertas NAND de 8 entradas:


Procedemos a efectuar la simulación. Utilizamos el Software Electronics WorkBench.


Se solicita al lector  que efectúe la simulación.

No hay comentarios:

Publicar un comentario